Будь ласка, використовуйте цей ідентифікатор, щоб цитувати або посилатися на цей матеріал: https://dspace.dsau.dp.ua/handle/123456789/7422
Назва: Parallel forms of different circuit algorithms
Інші назви: Паралельні форми алгоритмів різних схем
Автори: Shvachych, Hennadii
Швачич, Геннадій Григорович
Sushko, Larysa
Сушко, Лариса Федорівна
Ivashchenko, Olena
Іващенко, Олена Валеріївна
Karpova, Tetiana
Карпова, Тетяна Петрівна
Ключові слова: рarallel forms
паралельні форми
systems of equations
системи рівнянь
matrices
матриці
computational systems
обчислювальні системи
Дата публікації: 2019
Видавництво: Дніпровський національний університет залізничного транспорту імені академіка В. Лазаряна
Бібліографічний опис: Parallel forms of different circuit algorithms / G. G. Shvachych, L. F. Sushko , О. V. Ivaschenko, T. P. Karpova // Сучасні інформаційні та комунікаційні технології на транспорті, в промисловості і освіт і: матеріали ХІІІ Міжнар. наук.-практ. конф. (Дніпро, 11-12 груд. 2019 р.) / Дніпровський нац. Ун-т залізничного транспорту ім. В. Лазаряна. – Дніпро : ДНУЗТ, 2019. – С. 33. – Режим доступу : https://dspace.dsau.dp.ua/handle/123456789/7422
Короткий огляд (реферат): The adoption of the methodological basis of the difference schemes splitting procedure; first, it provides an economical and sustainable implementation of numerical models by the method of scalar runs and secondly, it is known that the greatest effect of a parallel processor is achieved when it is used to perform matrix calculations of linear algebra. This circumstance is crucial for the application of the developed approach in multiprocessor computing systems. Прийняття методологічної основи процедури розщеплення різницевих схем; по-перше, це забезпечує економічну та стійку реалізацію числових моделей методом скалярних прогонів, по-друге, відомо, що найбільший ефект паралельного процесора досягається, коли він використовується для виконання матричних обчислень лінійної алгебри. Ця обставина має вирішальне значення для застосування розробленого підходу в багатопроцесорних обчислювальних системах.
URI (Уніфікований ідентифікатор ресурсу): https://dspace.dsau.dp.ua/handle/123456789/7422
Розташовується у зібраннях:Тези конференцій

Файли цього матеріалу:
Файл Опис РозмірФормат 
Сушко _Швачич_2019.pdf54,6 kBAdobe PDFПереглянути/Відкрити


Усі матеріали в архіві електронних ресурсів захищені авторським правом, всі права збережені.